网站地图 | 联系我们 | English | 中国科学院
站内搜索:
时间频率学报
 您现在的位置:首页 > 学术出版物 > 时间频率学报 > 2012年第4期
基于E1接口的时间同步系统关键模块设计与仿真
文章来源: 闫辉,胡永辉,侯雷 发布时间:2013-01-19 字体大小:【

  摘要:针对E1线路延迟稳定的优点,给出了溯源到GPS系统时间的时间保持模块,提出时间信息组合以适应E1线路不成帧的传输方式,采用HDB3作为E1线路传输码型,利用FPGA芯片EP2C8T144I8进行开发,设计了基于E1接口的时间同步系统关键模块,并对各关键模块进行仿真,结果表明各模块设计均满足时间同步系统的要求。 

    词:时间同步;E1接口;HDB3;现场可编程门阵列 

  中图分类号TN919P127 

  文献标志码A                   文章编号:1674-0637(2012)04-0212-06 

    

Copyright@2009 By NTSC, ALL Rights Reserved
备案序号:陕ICP备05006479号
陕西省西安市临潼区书院东路3号 电话:029-83890326 传真:029-83890196 邮编:710600