基于E1接口的时间同步系统关键模块设计与仿真

  摘要:针对E1线路延迟稳定的优点,给出了溯源到GPS系统时间的时间保持模块,提出时间信息组合以适应E1线路不成帧的传输方式,采用HDB3作为E1线路传输码型,利用FPGA芯片EP2C8T144I8进行开发,设计了基于E1接口的时间同步系统关键模块,并对各关键模块进行仿真,结果表明各模块设计均满足时间同步系统的要求。 

    词:时间同步;E1接口;HDB3;现场可编程门阵列 

  中图分类号TN919P127 

  文献标志码A                   文章编号:1674-0637(2012)04-0212-06 

    


附件下载: