基于ARM+FPGA的IRIG-B码产生器的研制
摘要:本设计中采用ARM芯片作为主控芯片,FPGA芯片作为主功能芯片,使用C和Verilog语言编程。通过软件控制生成IRIG-B(DC)码信号,由分频1 PPS信号和外部标准1 PPS信号锁相同步保证时标信号的同步,在产生DC码后采用基于FPGA内部ROM数字查找表技术实现AC码的数字调制。整体方案设计简单,应用方便。
关 键 词:IRIG-B码;ARM芯片;现场可编程门阵列(FPGA);数字调制
中图分类号:TN76
文献标志码:A 文章编号:1674-0637(2012)04-0218-10
附件下载: