基于ARM+FPGA的IRIG-B码产生器的研制

  摘要:设计中采用ARM芯片作主控芯片,FPGA芯片作主功能芯片,使用CVerilog程。通过软件控制生成IRIG-BDC,由分1 PPS和外部1 PPS号锁相同步保证时标的同步,在DC后采用基于FPGAROM找表技术实现AC制。整体方案设计简单用方便。 

      词:IRIG-BARM芯片;现场门阵(FPGA) 

  中图分类号:TN76 

  文献标志码:A                  文章编号:1674-0637(2012)04-0218-10 


附件下载: